
-
生物通官微
陪你抓住生命科技
跳动的脉搏
移动Ad Hoc网络通信中的均匀簇式DSDV路由算法
《NATIONAL ACADEMY SCIENCE LETTERS-INDIA》:Homogeneous Clustered DSDV Routing for Mobile Ad Hoc Network Communication
【字体: 大 中 小 】 时间:2025年10月26日 来源:NATIONAL ACADEMY SCIENCE LETTERS-INDIA 1.3
编辑推荐:
基于FPGA的同构聚类HMC-DSDV路由硬件设计,优化资源利用与网络性能,降低延迟17.4%,提升吞吐量22.6%,控制开销降25.7%,原型频率285MHz,包投递率近1.00。
本研究旨在为移动自组织网络(MANETs)中的同构集群目标序列距离向量(HMC-DSDV)路由协议设计硬件芯片。同构聚类支持并行处理,并将计算负载均匀分布在各个集群中,从而减少了MANET中对复杂且集中式处理和路由的需求。本研究的新颖之处和主要贡献在于采用现场可编程门阵列(FPGA)实现的可扩展网络设计。FPGA平台用于评估网络的性能、硬件利用率和时序约束。通过使用所提出的HMC-DSDV协议,硬件资源得到了更高效的使用:切片、查找表(LUTs)和触发器的数量减少了22.8%至27.6%。性能指标也得到了提升:延迟降低了17.4%,吞吐量增加了22.6%,控制开销减少了25.7%。该原型芯片的最大工作频率为285.00 MHz,实现了约1.00的数据包传输率。
本研究旨在为移动自组织网络(MANETs)中的同构集群目标序列距离向量(HMC-DSDV)路由协议设计硬件芯片。同构聚类支持并行处理,并将计算负载均匀分布在各个集群中,从而减少了MANET中对复杂且集中式处理和路由的需求。本研究的新颖之处和主要贡献在于采用现场可编程门阵列(FPGA)实现的可扩展网络设计。FPGA平台用于评估网络的性能、硬件利用率和时序约束。通过使用所提出的HMC-DSDV协议,硬件资源得到了更高效的使用:切片、查找表(LUTs)和触发器的数量减少了22.8%至27.6%。性能指标也得到了提升:延迟降低了17.4%,吞吐量增加了22.6%,控制开销减少了25.7%。该原型芯片的最大工作频率为285.00 MHz,实现了约1.00的数据包传输率。
生物通微信公众号
知名企业招聘